外围 SPI 协议:基本上具(jù)备与8051的内置 SPI 控制器相同的性能(néng)。该 IP 為(wèi)京微齐力 FPGA 中(zhōng) 8051 硬核 EMIF (外部存储器接口)提供接口,且可(kě)以对主设备或从设备进行编程配置。
特性
全双工(gōng)模式
三線(xiàn)同步传输
主机/从机模式
SPI 主波特率
从时钟主模式波特率
具(jù)有(yǒu)串行时钟可(kě)编程的极性和相位
首先传输数据最高有(yǒu)效位(MSB),最后传输数据最低有(yǒu)效位(LSB)
通过从设备片选输出端口来控制多(duō)个从设备
内部寄存器的可(kě)编程地址空间
SPI 数据位宽可(kě)配置:8、16、32位宽度
支持 AHB 和 EMIF 接口
可(kě)编程的基址寄存器,EMIF接口地址对齐 0x20,AHB 接口地址对齐0x80
支持 AHB single no-sequence 传输事務(wù)