M5(金山(shān))是一款集成了增强型8051MCU和高性能(néng)FPGA的智能(néng)型器件。它采用(yòng)全新(xīn)的Tile架构,使得FPGA的硬件性能(néng)大幅提升。M5基于单芯片的可(kě)配置应用(yòng)平台(CAP),能(néng)够提供灵活的FPGA和低成本高性能(néng)的微处理(lǐ)器,以助力设计开发者加快开发进程。
实现硬核8051和FPGA的完美结合,操作(zuò)灵活,项目移植与可(kě)扩展性好
采用(yòng)全新(xīn)的高性能(néng)Tile架构,提高系统性能(néng)与资源利用(yòng)率
SRAM高达128KB,可(kě)满足所有(yǒu)8051应用(yòng)需求
高系统性价比
器件型号 |
M5C06N0 |
M5C06N3 | ||||||
FPGA |
可(kě)编程逻辑块(PLB) |
查找表(LUT) |
6144 |
6144 | ||||
寄存器(Register) |
4096 |
4096 | ||||||
嵌入式存储模块 (EMB)
|
4.5Kb |
32 |
32 | |||||
9Kb |
- |
- | ||||||
最大存储 |
144Kb |
144Kb | ||||||
DSP |
16 |
16 | ||||||
PLL |
2 |
2 | ||||||
MCU (8051)
|
SRAM |
128KB |
128KB | |||||
PSRAM |
- |
- | ||||||
看门狗 |
1 |
1 | ||||||
16位计数器 |
3 |
3 | ||||||
USART |
2 |
2 | ||||||
I2C |
1 |
1 | ||||||
SPI |
1 |
1 | ||||||
Flash闪存 |
- |
4Mbit | ||||||
速度 | 7 | 7 | ||||||
封装(zhuāng)(单: mm) |
最大用(yòng)户I/O |
|||||||
LQFP144 (20x20x1.4, 0.5 pitch) | 100 | 100 | ||||||
FBGA256 (17x17x1.0, 1.0 pitch) | - | 186 | ||||||
LQFP100 (14x14x1.0, 0.5 pitch) | - | 69 | ||||||
QFN68 (8X8x0.85, 0.4 pitch) | - | 46 |
标题 | 版本 | 发布日期 | 文(wén)件格式 |
HME-M5 系列 FPGA 数据手册 | V_2.2 | 2023-12-06 | |
HME-M5 Family FPGA_Data Sheet | V_1.2 | 2023-12-06 | |
HME-M5_pinlist | 2022-04-28 | Excel | |
HME-M5 Family_PS Programming_User Guide | 2018-10-28 | ||
HME-M5 Family_MSS_8051_Subsystem User Guide | V_1.4 | 2018-10-28 | |
HME-M5 Family_JTAG_Programming_User Guide | V_2.0 | 2018-10-28 | |
MSS 8051_Subsystem_User Guide | 2018-10-06 |